阻抗板的定義是:一種好的疊層結(jié)構(gòu)就能夠起到對(duì)印制電路板特性阻抗的控制,其走線可形成易控制和可預(yù)測(cè)的傳輸線結(jié)構(gòu)叫做阻抗板。
阻抗計(jì)算編輯:
1信號(hào)的上升沿時(shí)間和信號(hào)傳輸?shù)浇邮斩怂钑r(shí)間的比例關(guān)系,決定了信號(hào)連線是否被看作是傳輸線。
2:具體的比例關(guān)系由下面的公式可以說(shuō)明:如果PCB板上導(dǎo)線連線長(zhǎng)度大于l/b就可以將信號(hào)之間的連接導(dǎo)線看作是傳輸線。
3:由信號(hào)等效阻抗計(jì)算公式可知,傳輸線的阻抗可以用下面的公式表示:在高頻(幾十兆赫到幾百兆赫)情況下滿足wL>>R(當(dāng)然在信號(hào)頻率大于109Hz的范圍內(nèi),則考慮到信號(hào)的集膚效應(yīng),需要仔細(xì)地研究這種關(guān)系)。那么對(duì)于確定的傳輸線而言,其特性阻抗為一個(gè)常數(shù)。信號(hào)的反射現(xiàn)象就是因?yàn)樾盘?hào)的驅(qū)動(dòng)端和傳輸線的特性阻抗以及接收端的阻抗不一致所造成的。
4:對(duì)于CMOS電路而言,信號(hào)的驅(qū)動(dòng)端的輸出阻抗比較小,為幾十歐。而接收端的輸入阻抗就比較大